新竹2017年3月30日電 /美通社/ -- ASIC設(shè)計(jì)服務(wù)暨IP研發(fā)銷售廠商智原科技(Faraday Technology Corporation, TWSE: 3035)今日發(fā)表基于聯(lián)電40eHV與40LP工藝的新一代內(nèi)存編譯器(SRAM compiler)。該編譯器結(jié)合聯(lián)電最新的0.213um2存儲(chǔ)單元(bit cell)技術(shù)與智原科技的優(yōu)化存儲(chǔ)器外圍電路設(shè)計(jì),可自動(dòng)輸出具有世界最小單元面積的存儲(chǔ)區(qū)塊,尤其在40eHV的工藝節(jié)點(diǎn),可顯著地為行動(dòng)裝置顯示器驅(qū)動(dòng)芯片(MDDI)相關(guān)應(yīng)用降低成本。
聯(lián)電推出40eHV與40LP工藝較小的0.213um2儲(chǔ)存單元后,智原立即率先推出相對(duì)應(yīng)的SRAM編譯器。相較于原先的0.242um2版本,新推出的編譯器在各種不同存儲(chǔ)大小與結(jié)構(gòu)配置條件下,可縮小存儲(chǔ)面積比例達(dá)15%~30%。而透過(guò)智原優(yōu)化的存儲(chǔ)器外圍電路,可在不影響性能的情況下進(jìn)一步縮小面積、降低功耗;相較于某些使用相同0.213um2儲(chǔ)存單元的客制化存儲(chǔ)器,智原的方案可減少面積的比例約20%,為Full HD與WQHD顯示器驅(qū)動(dòng)芯片等講究SRAM IP面積的應(yīng)用提供關(guān)鍵性的競(jìng)爭(zhēng)優(yōu)勢(shì)。
智原科技總經(jīng)理王國(guó)雍表示:“40納米將是生命周期很長(zhǎng)的工藝,而聯(lián)電的40納米工藝無(wú)論在IP、成本、良率與產(chǎn)能上都相當(dāng)具有競(jìng)爭(zhēng)力。智原將持續(xù)強(qiáng)化40納米的IP解決方案,相信這個(gè)0.213um2的內(nèi)存編譯器將可為客戶帶來(lái)立即而明顯的效益。”
關(guān)于智原科技
智原科技(Faraday Technology Corporation, TWSE: 3035)為專用集成電路(ASIC)設(shè)計(jì)服務(wù)暨知識(shí)產(chǎn)權(quán)(IP)研發(fā)銷售領(lǐng)導(dǎo)廠商,總公司位于臺(tái)灣新竹科學(xué)園區(qū),并于中國(guó)大陸、美國(guó)、日本與歐洲設(shè)有研發(fā)、營(yíng)銷據(jù)點(diǎn)。重要的IP產(chǎn)品包括:I/O、標(biāo)準(zhǔn)單元庫(kù)、Memory Compiler、兼容ARM指令集CPU、DDR 2/3/4、低功耗DDR 1/2/3、MIPI、V-by-One、USB 3.X、10/100/1000 Ethernet、Serial ATA、PCI Express、可編程高速SerDes,以及數(shù)百個(gè)外設(shè)數(shù)字及混合訊號(hào)IP。更多信息,請(qǐng)瀏覽智原科技網(wǎng)站www.faraday-tech.com或關(guān)注微信號(hào)faradaytech。